静电是人们非常熟悉的一种自然现象。静电的许多功能已经应用到军工或民用产品中,如静电除尘、静电喷涂、静电分离、静电复印等。然而,静电放电ESD(Electro-Static Discharge)却又成为电子产品和设备的一种危害,造成电子产品和设备的功能紊乱甚至部件损坏。现代半导体器件的规模越来越大,工作电压越来越低,导致了半导体器件对外界电磁骚扰敏感程度也大大提高。ESD对于电路引起的干扰、对元器件、CMOS电路及接口电路造成的破坏等问题越来越引起人们的重视。电子设备的ESD也开始作为电磁兼容性测试的一项重要内容写入国家标准和国际标准。 ;}WeTA_-[
Ty\R=y}}
1.静电成因及其危害 +^ac'Y)A
2|y"!JqE1
静电是两种介电系数不同的物质磨擦时,正负极性的电荷分别积累在两个特体上而形成。当两个物体接触时,其中一个趋从于另一个吸引电子,因而二者会形成不同的充电电位。就人体而言,衣服与皮肤之间的磨擦发生的静电是人体带电的主要因之一。 Ny7 S
ODN/G%l
静电源与其它物体接触时,依据电荷中和的机理存在着电荷流动,传送足够的电量以抵消电压。在高速电量的传送过程中,将产生潜在的破坏电压、电流以及电磁场,严重时将其中物体击毁,这就是静电放电。国家标准中定义:静电放电是具有不同静电电位的特体互相靠近或直接接触引起的电荷转移(GB/T4365-1995),一般用ESD表示。ESD会导致电子设备严重损坏或操作失常。 EWt[z.`T1
@{e}4s?7od
静电对器件造成的损坏有显性和隐性两种。隐性损坏在当时看不出来,但器件变得更脆弱,在过压、高温等条件下极易损坏。 -ad{tJV|
T{^rt3a
ESD两种主要的破坏机制是:由ESD电流产生热量导致设备的热失效;由ESD感应出过高电压导致绝缘击穿。两种破坏可能在一个设备中同时发生,例如,绝缘击穿可能激发大的电流,这又进一步导致热失效。 xH,a=8&9
"{xrL4BtC
除容易造成电路损害外,静电放电也极易对电子电路造成干扰。静电放电对电子电路的干扰有二种方式。一种是传导干扰,另一种是辐射干扰。
l&zilVVm
4"ZP 'I;
2.数码产品的构造及其ESD问题 QIEJ6`
yPp9\[+^j
现在各类数码产品的功能越来越强大,而电路板却越来越小,集成度越来越高。并都或多或少的装有部分接口用于人机交互,这样就存在着人体静电放电的ESD问题。一般数码产品中需要进行ESD防护的部位有:USB接口、HDMI接口、IEEE1394接口、天线接口、VGA接口、DVI接口、按键电路、SIM卡、耳机及其他各类数据传输接口 M3y NAN
3}1u\(Mf
ESD可能会造成产品工作异常、死机,甚至损坏并引发其他的安全问题。所以在产品上市之前,国内或国外检测部门都要求进行ESD和其它浪涌冲击的测试。其中接触放电需要达到±8kV,空气放电需要达到±15kV,这就对ESD的设计提出了较高的要求。 e9tjw[+A
~~P5k:
3.数码产品中ESD问题解决与防护 !qg`/y9
00y!K
m_D
3.1 产品的结构设计 rlLMT6r.8
J@'wf8Ub
如果将释放的静电看成是洪水的话,那么主要的解决方法与治水类似,就是“堵”和“疏”。如果我们设计的产品有一个理想的壳体是密不透风的,静电也就无从而入,当然不会有静电问题了。但实际的壳体在合盖处常有缝隙,而且许多还有金属的装饰片,所以一定要加以注意。 e !Y~Qy
cT,sh~-x,
其一,用“堵”的方法。尽量增加壳体的厚离,即增加外壳到电路板之间的距离,或者通过一些等效方法增加壳体气隙的距离,这样可以避免或者大大减少ESD的能量强度。 WT=;: j
2ilQX
y
通过结构的改进,可以增大外壳到内部电路之间气隙的距离从而使ESD的能量大大减弱。根据经验,8kV的ESD在经过4mm的距离后能量一般衰减为零。 M2Qr(K|
4[eXe$
其二,用“疏”的方法,可以用EMI油漆喷涂在壳体的内侧。EMI油漆是导电的,可以看成是一个金属的屏蔽层,这样可以将静电导在壳体上;再将壳体与PCB(Printed Circuit Board)的地连接,将静电从地导走。这样处理的方法除了可以防止静电,还能有效抑制EMI的干扰。如果有足够的空间,还可以用一个金属屏蔽罩将其中的电路保护起来,金属屏蔽罩再连接PCB的GND。 7:1Lol-V
iBaA9
总之,ESD设计壳体上需要注意很多地方,首先是尽量不让ESD进入壳体内部,最大限度地减弱其进入壳体的能量。对于进入壳体内部的ESD尽量将其从GND导走,不要让其危害电路的其它部分。壳体上的金属装饰物使用时一定要小心,因为很可能带来意想不到的结果,需要特别注意。 !|(NgzDP/
[W&T(%(W-
3.2 产品的PCB设计 >[#f\bG>
WyiQoN'q
现在产品的PCB(Printed Circuit Board)都是高密度板,通常为4层板。随着密度的增加,趋势是使用6层板,其设计一直都需要考虑性能与面积的平衡。一方面,越大的空间可以有更多的空间摆放元器件,同时,走线的线宽和线距越宽,对于EMI、音频、ESD等各方面性能都有好处。另一方面,数码产品设计的小巧又是趋势与需要。所以,设计时需要找到平衡点。就ESD问题而言,设计上需要注意的地方很多,尤其蔢XX赜贕ND布线的设计以及线距,很有讲究。有些产品中ESD存在很大的问题,一直找不到原因,通过反复研究与实验,发现是PCB设计中的出现的问题。 W=?<<dVYD
`a
/`,N
为此,这里总结了PCB设计中应该注意的要点: 1% ` Rs
[a(#1
(1)PCB板边(包括通孔Via边界)与其它布线之间的距离应大于0.3mm; SpBy3wd
(2)PCB的板边最好全部用GND走线包围; HzsdHH(J
(3)GND与其它布线之间的距离保持在0.2mm~0.3mm; %BODkc Zh
(4)Vbat与其它布线之间的距离保持在0.2mm~0.3mm; HzJz+ x:
(5)重要的线如Reset、Clock等与其它布线之间的距离应大于0.3mm; Z\sDUJ
(6)大功率的线与其它布线之间的距离保持在0.2mm~0.3mm; 0g;|y4SN=
(7)不同层的GND之间应有尽可能多的通孔(VIa)相连; !)$Zp\Sg
(8)在最后的铺地时应尽量避免尖角,有尖角应尽量使其平滑。