论坛风格切换切换到宽版
  • 2721阅读
  • 19回复

液晶电视电磁兼容设计技术综述 [复制链接]

上一主题 下一主题
离线sacs
 

发帖
276
世科币
569
威望
292
贡献值
300
银元
0
只看楼主 倒序阅读 使用道具 楼主  发表于: 2013-01-20
电磁兼容(EMC)是液晶电视设计中不可避免的重要问题。如果EMC设计不好,将会导致电视在播放的过程中出现水波纹以及频闪等问题,严重时将会导致无法收看。EMC设计实际上就是针对产品中产生的电磁干扰进行优化设计,使之符合各国或地区的EMC标准。其定义是:设备或系统在其电磁环境中能正常工作且不对该环境中任何事物构成不能承受的电磁干扰(EMI)的能力。 jn: NYJv  
cS.-7  
电磁干扰一般都分为两种,传导干扰和辐射干扰。传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。 qiZO _=0  
XUF\r]B,9  
液晶电视结构主要包括:液晶显示模块,电源模块,驱动模块(主要包括主驱动板和调谐器板)以及按键模块。一般液晶显示模块由生产厂商在生产前已经完成EMC的测试。这里主要介绍一下设计电源模块、驱动模块、按键模块,以及整机设计时应注意的电磁干扰问题。 fS:1^A2,  
suH&jE$x  
电源模块EMC设计 \@>b;4Fb+N  
Sggq3l$Qc  
电源部分两大主要功能就是实现驱动液晶屏的背光以及为其他模块(包括驱动模块,按键模块)提供直流电源。 < F )_!0C  
s!9dQ.  
电源模块的设计好坏直接影响到整个系统,如果设计不好,将会导致电视出现大的水波纹,严重时将会导致电视不能使用。同时还会严重影响到附近的其他设备的正常使用。 $HG}[XD?  
c! hwmy;  
液晶电视的电源部分采用的都是开关电源。开关电源引起电磁干扰问题的原因是很复杂的。设计开关电源时,要防止开关电源对电网和附近的电子设备产生干扰;还要加强开关电源本身对电磁干扰环境的适应能力。 |e a~'N1  
^ZM0c>ev=l  
针对开关电源的EMC问题,在设计时应采用以下主要措施: %hN.ktZ/s  
xvNo(>  
软开关技术:开关器件开通/关断时会产生浪涌电流和尖峰电压,这是开关管产生电磁干扰及开关损耗的主要原因。软开关技术是减小开关器件损耗和改善开关器件EMC特性的重要方法。该技术主要是使开关电源中的开关管在零电压、零电流时进行开关转换从而有效地抑制电磁干扰。 lc6i KFyG  
@h?shW=^  
调制频率控制:电磁干扰是根据开关频率变化的,干扰的能量集中在离散的开关频率点上导致干扰强度大。通过将开关信号的能量调制分布在一个很宽的频带上,产生一系列离散边频带,这样就将干扰频谱展开,干扰能量分布在离散频带上,从而降低开关频率点上的电磁干扰强度。 ez3Z3t`  
`mH %!{P  
元器件布局与走线:将电源输入信号和输出信号相关联的元器件都放置在相应的端口附近,以避免因耦合路径而产生干扰。将相互关联的元器件放在一起,避免走线过长带来干扰。 pr,p=4m{\  
dx,=Rd5'  
另外还要尽量避免信号线平行走线。如果无法避免,尽量加大线间距。或者在中间加一根地线,以减少相互之间的干扰。 ?4CNkk=v  
\tyg(srw0  
主驱动板EMC设计 L0%hnA@  
8wH.et25k  
液晶电视的主驱动板主要包括:模拟信号部分,高速数字电路部分,噪声源DC-DC电源部分。 @mt0kV9  
qpJ{2Q  
元器件布局与走线:在布局上,要把模拟信号部分,高速数字电路部分,噪声源DC-DC电源部分这三部分合理地分开,使相互间的信号耦合为最小。而在器件布设方面,还是遵从相互有关的器件尽量靠近的原则,这样可以获得较好的抗噪声效果。 rs=q! P"u[  
 qW_u  
DC-DC电源部分与地:在印刷电路板上,电源线和地线最重要。让模拟电路和数字电路分别拥有自己的电源和地线通路。克服电磁干扰,最主要的手段就是接地。 mqfO4"lt  
d {2  
在液晶电视的驱动板上,主要将电源部分(DC-DC)的地和其他如解码和主芯片处理的部分的地分开,以减少电源地对图像显示和电视伴音的干扰。 CY?G*nS?iK  
ZiFooA  
如果在设计电路时存在着模拟地和数字地,在印制板铺地时应该将它们分开。以减低相互干扰。在使用双层板以及多层板PCB的布局中,一般都会将其中一层铜箔作为专门的接地平面。这样做的目的是该接地充当屏蔽层。 .w6eJ4 ]  
= \ , qP  
集成芯片:在同一集成芯片中,也将模拟地和数字地分开铺地。如液晶电视的主驱动板经常会使用的AD公司的模数转换芯片AD9883,在印制板设计时我们就可以将该芯片模拟部分的地和数字部分的地分开铺地。最后再通过一根比较短的导线将两地单点连接起来。或者是将两地通过一个1nF的旁路电容连接起来。 7?"y{R>E  
N"[B=fU}  
晶振:数字电路中的时钟电路是目前电子产品中主要的电磁干扰源之一,是EMC设计的主要内容。晶振是一个强辐射发射源。晶振内部电路产生大的RF电流,以至于晶体的地引线不能以很少的损耗充分地将比较大的Ldi/dt电流引到地平面,结果金属外壳变成了单极天线。晶振的周边就是一个辐射场。 jY!ZkQsVe  
bVr*h2 p  
故晶振电路尽量远离接口电路,如串口、地址线、数据线等。以避免接口电路将晶振的谐波信号带出印制板以造成电磁干扰。晶振的两个脚都要加RC滤波电路.同时一定要将晶振的金属外壳与印制板上的地连接起来。另外,晶振与芯片引脚尽量靠近,用地线把时钟区隔离起来,放置一个局部地平面并且通过多个过孔与地线连接。 }iBC@`mg(  
IO.<q,pP!_  
电容去耦:利用电容去耦来降低电磁干扰,电容去耦可以分为三种:整体的、局部的和板间的。 |4Ck;gg!j  
ALd;$fd qf  
整体去耦电容工作在低频状态,为整个电路板提供一个稳定的电压和电流。它应放置在紧靠印制电路板电源线和地线的地方。典型的去耦电容值是0.1μF。这个电容的分布电感的典型值是5μH。0.1μF的去耦电容有5μH的分布电感,它的并行共振频率大约在7MHz左右,也就是说,对于10MHz以下的噪声有较好的去耦效果,对几十MHz以上的噪声几乎不起作用。所以对于20MHz以上的噪声,采用0.01μF的电容去耦。 bzmr"/#D3  
*HM?YhR  
局部去耦电容使集成电路得到的供电电压比较平稳;另外还旁路掉该器件的高频噪声。 |f2A89  
u3tZ[Y2 c  
板间去耦电容是指电源面和接地面之间的电容,主要解决电源中产生的高频瞬变电流。电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。去耦电容的引线不能过长,一般都紧靠在集成电路电源旁边,连线要粗一些。 }ublR&zlp  
vC/[^  
磁珠滤波:在主板上的所有信号输入端(如YPBPR接口、VGA接口)都要加入磁珠滤波。磁珠专用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的能力。它扮演高频电阻的角色,即将高频衰减掉。该器件允许直流信号通过,而滤除交流信号。 -[#n+`M  
0WxCSL$#I  
选择磁珠时,必须注意以下几个因素: GtI6[ :1t  
eQX`,9:5  
1、不需要的信号频率范围为多少; _EYB 8e  
2、噪声源是谁; *8g<R  
3、需要多大的噪声衰减; OjnJV  
4、环境条件是什么(温度,直流电压,结构强度); ,qFA\cO*  
5、电路和负载阻抗是多少; F#q&(  
6、是否有空间在PCB板上放置磁珠。 sroGER .  
Aa(<L$e!`  
前三条通过观察厂家提供的阻抗频率曲线就可以判断。在阻抗曲线中三条曲线都非常重要,即电阻R,感抗X和总感抗Z。如图1所示:
+/'<z  
图1:反映磁珠电阻、感抗和总感抗的阻抗曲线及等效电路拓扑
总阻抗通过下面的公式⑴来描述: \%_ZV9cKF  
I ,FqN}  
Z=(R + 2πFL) $@[)nvV\  
Q^h5">P  
通过这一曲线,选择在期望衰减噪声的频率范围内具有最大阻抗而在低频和直流下信号衰减尽量小的磁珠。 0'ZYO.y  
N7.  @FK  
片式磁珠在过大的直流电压下,阻抗特性会受到影响,另外,如果工作温升过高,或者外部磁场过大,磁珠的阻抗都会受到不利的影响。 !ng\` |8?  
$Lq:=7&LRn  
使用片式磁珠还是片式电感主要还在于应用。在谐振电路中需要使用片式电感。而需要消除不需要的电磁干扰噪声时,使用片式磁珠是最佳的选择。 {/UhUG  
@!H '+c  
调谐器板EMC设计 _-a|VTM  
W%8+t)  
调谐器板主要包括:调谐器部分、音频处理部分。 X5E '*W  
zHFTCL>"  
在进行调谐器板部分的电路设计和PCB板布板时,尤其要注意电磁干扰的问题,必须考虑下面几点: d(l|hmj4j9  
9/;{>RL=  
1. 首先要将TUNER部分的地(即模拟地)与其他部分的地分开铺地。 8W{~wg`  
@InJ_9E  
2. 一定要将TUNER的金属外壳与地连接起来,连接点多一些能更好地消除电磁干扰。调谐器TUNER内部本来就存在高频电路,故要做好屏蔽工作。 AVpuM Nd@  
i:k-"  
3. 在选用接口端子(如AV端子、S-VIDEO端子等)时,尽量选用传导性好、抗电磁干扰性强的端子,同时也需要将接口端子的所用地与大地完整连接起来。同时也加磁珠滤波。 {E~l>Z88  
a J-}  
4. 信号线尽量短而直,如果无法避免,可采取飞线过渡。信号线切忌形成环形。因为环形相当于线圈的匝数,环形布线的辐射效应最强。 6lU|mJ`M  
R~c1)[[E  
5. 尽量减少大面积的死铜,解决办法是可以将它们与地连接在一起。如有大面积的死铜形成天线,则会引入电磁干扰。 ,kE=TR.|  
 1~EO+  
6. 石英晶体下面以及对噪声敏感的器件下面不要走线。 `@\^m_!}  
w a.f![  
音频处理部分要特别注意在印制板的走线布局中,首先应避免将高速信号线和音、视频线走在一起。例如:如果将I2C总线中的时钟线SCL和数据线SDA的走线和音频线的走线靠得很近。由于I2C总线中的时钟线SCL和数据线SDA在不停地变化,从而干扰到声音。很明显地如,在你使用电视遥控器转换电视频道时,如果能听到扬声器发出有规律的“咯哒、咯哒”声。这可能就是因为在印制板布板时忽视了上面的问题。 ]PVt o\B=  
+E#PJ_H=F8  
整机EMC设计 _S<?t9mS  
p,s&61]  
整机机内的装配图(以其中的一种型号为例)如图2所示: ^je528%H  
{kG;."S+K  
在上图中标号为5的连接线为数字板连接屏的屏线。由于屏线主要是上屏的数据等。会对系统造成很大的干扰。减小干扰最好办法是使用双绞线和屏蔽线。如果是TTL屏,屏线需要在连接线的外面加屏蔽网罩或者是磁环。如果LVDS屏,则需要使用双绞线,同时再加上磁环。以减少屏线对整个系统的电磁干扰。带屏蔽的双绞线,可以信号电流在两根内导线上流动,噪声电流在屏蔽层里流动,因此消除了公共阻抗的耦合,而任何干扰将同时感应到两根导线上,使噪声相消。 @YNGxg~*g  
;(`e^IVf  
在电源和主控制板之间的连线(标号为4)上也需要加一个磁环。主要是因为电源线对主板会产生比较大的电磁干扰。 G|V\^.f<  
o_3*;}k8  
在按键板跟主板的连接线(标号为9)上也应该加上一个磁环。主要原因是按键板上不断有数据变换(遥控接收头)而导致对系统产生电磁干扰。加磁环可以有效地屏蔽电磁干扰。 JP_kQ  
R}.3|0  
在跟扬声器连接的音频线(标号为10)上加上磁环,以减少音频输出对系统的电磁干扰。如果主板和调谐器板之间有排线(标号6、7、8)连接,则需要在连接线上加磁环。以减少排线间的电磁干扰。 a'^0.1  
Nc"NObe  
以上所加的磁环可以根据具体的情况来加,可以通过反复的实验来确定。 &$Ci}{{n#  
nO}$ 76*'0  
屏蔽罩的利用:通常,液晶显示模块、主控制板(包括数字板和调谐器板)和电源部分都需要屏蔽罩。 }_vM&.GFlL  
s!i:0}U  
主芯片的主频率是产生电磁干扰的主要原因。主频率的频率谐波,最容易产生电磁干扰。在做EMC的实验中,主频率的频率谐波的地方电磁干扰都很大。在设计时要对主芯片加一定的屏蔽措施。主要的屏蔽措施在数字板上加金属屏蔽罩。加屏蔽罩是最有效的抗电磁干扰的途径。但是因为要考虑到驱动板和整个系统的散热问题,要求屏蔽罩上开孔散热。但是其最大尺寸必须小于噪声最短波长的1/100。 ~RCg.&[ou  
t@r#b67WJe  
调谐器板上的屏蔽主要是对TUNER部分的屏蔽。   "YD.=s  
ktWZBQY  
电源部分的屏蔽尤其重要,如果电源部分的屏蔽不好,则会造成大的干扰。这样传导就过不了。并且由于电源的发热很厉害,所以该屏蔽罩一定要注意到散热的问题。 <YSg~T  
GGp{b>E+ #  
通常屏蔽罩上都有开口和接缝,他们会造成电磁泄露。从而使屏蔽效果不佳。解决接缝处电磁泄露的方法是在接缝处使用电磁密封衬垫。屏蔽罩上开口的电磁泄露与该开口的尺寸、辐射源的特性和辐射源到开口的距离有关。通过设计开口尺寸和辐射源到开口的距离来满足屏蔽的要求。
评价一下你浏览此帖子的感受

精彩

感动

搞笑

开心

愤怒

无聊

灌水
 
离线qazb4503
发帖
29
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 沙发  发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
太好了,强!
 
离线jbgb4765
发帖
36
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 板凳  发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
拜读一下!谢谢楼主!
 
离线ej0435
发帖
134
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 地板  发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
好东西,学习
离线ghdpink
发帖
166
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 4楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
thanks
离线ovup1949
发帖
178
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 5楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
感谢!!
离线jbgb4765
发帖
36
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 6楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
谢谢哈。
离线glzz3575
发帖
80
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 7楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
很好很强大。值得学习。感谢楼主。
离线hm2055
发帖
222
世科币
0
威望
0
贡献值
0
银元
0
只看该作者 8楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
TKS!
离线猛狮电源
发帖
94
世科币
0
威望
0
贡献值
106
银元
0
只看该作者 9楼 发表于: 2013-01-21
Re:液晶电视电磁兼容设计技术综述
学习了....
快速回复
限200 字节
如果您在写长篇帖子又不马上发表,建议存为草稿
 
上一个 下一个